/python/openvino/demo/ip/intel_ai_ip/verilog/
../
de5a_area_A10
dla_2scomplement_to_signmag.sv
dla_a10_adder1.sv
dla_a10_c10_adder_tree.sv
dla_accum.sv
dla_accum_blockfp_alm.sv
dla_accum_blockfp_dsp.sv
dla_accum_convert_alm.sv
dla_accum_convert_dsp.sv
dla_accum_fixed.sv
dla_accum_fp32_convert.sv
dla_accum_fp32_dsp.sv
dla_acl_altera_syncram_wrapped.sv
dla_acl_burst_splitter.sv
dla_acl_dcfifo.sv
dla_acl_ecc_decoder.sv
dla_acl_ecc_encoder.sv
dla_acl_ecc_pkg.sv
dla_acl_fanout_pipeline.sv
dla_acl_high_speed_fifo.sv
dla_acl_latency_one_ram_fifo.sv
dla_acl_latency_zero_ram_fifo.sv
dla_acl_lfsr.sv
dla_acl_low_latency_fifo.sv
dla_acl_mid_speed_fifo.sv
dla_acl_parameter_assert.svh
dla_acl_reset_handler.sv
dla_acl_shift_register_no_reset.sv
dla_acl_std_synchronizer_nocut.v
dla_acl_tessellated_incr_decr_threshold.sv
dla_acl_tessellated_incr_lookahead.sv
dla_acl_width_clip.svh
dla_acl_zero_latency_fifo.sv
dla_alm_pipelined_accum.sv
dla_aux_activation_clamp.sv
dla_aux_activation_config_decoder.sv
dla_aux_activation_constants.svh
dla_aux_activation_continuous_activations.sv
dla_aux_activation_control.sv
dla_aux_activation_core.sv
dla_aux_activation_debug.sv
dla_aux_activation_functions.svh
dla_aux_activation_group.sv
dla_aux_activation_if.sv
dla_aux_activation_input_buffer.sv
dla_aux_activation_input_buffer_pipeline_stage.sv
dla_aux_activation_lane.sv
dla_aux_activation_mult_dsp.sv
dla_aux_activation_param_cache.sv
dla_aux_activation_pkg.sv
dla_aux_activation_prelu.sv
dla_aux_activation_round_clamp.sv
dla_aux_activation_top.sv
dla_aux_depthwise_config_decoder.sv
dla_aux_depthwise_control.sv
dla_aux_depthwise_core.sv
dla_aux_depthwise_debug.sv
dla_aux_depthwise_filter_bias_cache.sv
dla_aux_depthwise_fp32_convert.sv
dla_aux_depthwise_group.sv
dla_aux_depthwise_if.sv
dla_aux_depthwise_input_buffer.sv
dla_aux_depthwise_lane.sv
dla_aux_depthwise_pipeline_stage.sv
dla_aux_depthwise_pkg.sv
dla_aux_depthwise_shift_register.sv
dla_aux_depthwise_top.sv
dla_aux_dspba_delay_ver.sv
dla_aux_float_16_to_float_32.sv
dla_aux_float_32_to_float_16.sv
dla_aux_generic_debug_pkg.svh
dla_aux_generic_pkg.svh
dla_aux_pool_config_decoder.sv
dla_aux_pool_control.sv
dla_aux_pool_core.sv
dla_aux_pool_debug.sv
dla_aux_pool_group.sv
dla_aux_pool_if.sv
dla_aux_pool_input_buffer.sv
dla_aux_pool_lane.sv
dla_aux_pool_pipeline_stage.sv
dla_aux_pool_pkg.sv
dla_aux_pool_top.sv
dla_aux_pool_tree.sv
dla_aux_sigmoid_tanh_recip_half_A10.sv
dla_aux_sigmoid_tanh_recip_half_AGX.sv
dla_aux_sigmoid_tanh_recip_half_C10.sv
dla_aux_sigmoid_tanh_recip_half_S10.sv
dla_aux_softmax_config_decoder.sv
dla_aux_softmax_control.sv
dla_aux_softmax_core.sv
dla_aux_softmax_debug.sv
dla_aux_softmax_division_A10.sv
dla_aux_softmax_division_AGX.sv
dla_aux_softmax_division_C10.sv
dla_aux_softmax_division_S10.sv
dla_aux_softmax_division_wrapper.sv
dla_aux_softmax_exponent_A10.sv
dla_aux_softmax_exponent_AGX.sv
dla_aux_softmax_exponent_C10.sv
dla_aux_softmax_exponent_S10.sv
dla_aux_softmax_exponent_wrapper.sv
dla_aux_softmax_group.sv
dla_aux_softmax_if.sv
dla_aux_softmax_input_buffer.sv
dla_aux_softmax_lane.sv
dla_aux_softmax_pipeline_stage.sv
dla_aux_softmax_pkg.sv
dla_aux_softmax_top.sv
dla_bitscan_optimized.sv
dla_c10_adder1.sv
dla_cdc_reset_aligned.sv
dla_cdc_reset_async.sv
dla_cdc_reset_sync.sv
dla_clock_cross_full_sync.sv
dla_clock_cross_full_sync_internal.sv
dla_clock_cross_half_sync.sv
dla_clock_cross_half_sync_internal.sv
dla_clock_cross_sync.sdc
dla_common_enums.svh
dla_common_macros.svh
dla_common_pkg.sv
dla_common_types.svh
dla_config_data_concat.sv
dla_config_data_split.sv
dla_config_deserialize.sv
dla_config_network.sv
dla_constants.svh
dla_counter.sv
dla_ddrfree_config_data_read.sv
dla_debug_network.sv
dla_debug_network_node.sv
dla_delay.sv
dla_demux.sv
dla_demux_config.svh
dla_demux_pkg.sv
dla_dma.sv
dla_dma_addr_gen.sv
dla_dma_config_feature_reader.svh
dla_dma_config_feature_writer.svh
dla_dma_config_filter_reader.svh
dla_dma_config_intercept.sv
dla_dma_config_reader.svh
dla_dma_constants.svh
dla_dma_counter_64.sv
dla_dma_csr.sv
dla_dma_pkg.sv
dla_dma_read_arb.sv
dla_dma_reader.sv
dla_dma_writer.sv
dla_dot.sv
dla_dot_2s_alm_s10.sv
dla_dot_adder_tree.sv
dla_dot_alm.sv
dla_dot_alm_a10_c10.sv
dla_dot_alm_s10.sv
dla_dot_and_convert.sv
dla_dot_checker.sv
dla_dot_dsp_pack1x1_mult18.sv
dla_dot_dsp_pack1x1_mult9.sv
dla_dot_dsp_pack1x1_mult9_adder_tree.sv
dla_dot_dsp_pack1x1_mult9_chain_add.sv
dla_dot_dsp_pack1x1_mult_fp16.sv
dla_dot_dsp_pack1x1_mult_fp16_adder_tree.sv
dla_dot_dsp_pack1x1_mult_fp16_chain_add.sv
dla_dot_dsp_pack2x1_mult7.sv
dla_dot_dsp_pack2x2_mult4.sv
dla_dot_dsp_pack2x2_mult5.sv
dla_dot_dsp_pack2x2_mult5x4.sv
dla_dot_dsp_pack2x2_mult6x4.sv
dla_dot_dsp_pack2x2_mult7.sv
dla_dot_dsp_tensor1x2_mult10_hidden_sideload.sv
dla_dot_sm_alm_s10.sv
dla_dsp_fp16_mult_sum.sv
dla_dsp_fp32_add_sub.sv
dla_dsp_fp32_mult_acc.sv
dla_dsp_fp32_mult_add.sv
dla_dsp_m18x18_full.sv
dla_dsp_m9x9_sumof4.sv
dla_dsp_prime_tensor_accumulation.sv
dla_dsp_prime_tensor_dot_sidefeed.sv
dla_exit_fifo.sv
dla_exit_fifo_pkg.sv
dla_filter_bias_scale_scratchpad.sv
dla_filter_bias_scale_scratchpad_arch_info.svh
dla_filter_bias_scale_scratchpad_if.sv
dla_filter_bias_scale_scratchpad_pkg.sv
dla_filter_ddr_unpack.sv
dla_fp32_from_fpx_convert.sv
dla_fp32_to_fpx_convert.sv
dla_hld_fifo.sv
dla_hld_fifo_zero_width.sv
dla_hld_global_load_store.sv
dla_hld_lsu.sv
dla_hld_lsu_burst_coalescer.sv
dla_hld_lsu_coalescer_dynamic_timeout.sv
dla_hld_lsu_data_aligner.sv
dla_hld_lsu_pkg.sv
dla_hld_lsu_read_cache.sv
dla_hld_lsu_read_data_alignment.sv
dla_hld_lsu_unaligned_controller.sv
dla_hld_lsu_word_coalescer.sv
dla_hld_lsu_write_data_alignment.sv
dla_hld_lsu_write_kernel_downstream.sv
dla_hld_ram.sv
dla_hld_ram_bits_per_enable.sv
dla_hld_ram_bottom_depth_stitch.sv
dla_hld_ram_bottom_width_stitch.sv
dla_hld_ram_ecc.sv
dla_hld_ram_generic_three_way_depth_stitch.sv
dla_hld_ram_generic_two_way_depth_stitch.sv
dla_hld_ram_lower.sv
dla_hld_ram_lower_m20k_simple_dual_port.sv
dla_hld_ram_lower_m20k_true_dual_port.sv
dla_hld_ram_lower_mlab_simple_dual_port.sv
dla_hld_ram_remaining_width.sv
dla_hld_ram_short_depth_stitch.sv
dla_hld_ram_tall_depth_stitch.sv
dla_input_feeder.sv
dla_input_feeder_constants.svh
dla_input_feeder_if.sv
dla_input_feeder_in_config.svh
dla_input_feeder_out_config.svh
dla_input_feeder_pkg.sv
dla_input_feeder_reader_config.sv
dla_input_feeder_reader_config_vc.svh
dla_input_feeder_sb_xbar_config.svh
dla_input_feeder_writer_config.sv
dla_input_feeder_writer_config_vc.svh
dla_input_feeder_writer_mux_config.svh
dla_input_streamer.sv
dla_interface_if.sv
dla_interface_pkg.sv
dla_interface_profiling_counters.sv
dla_latency_alignment.sv
dla_layout_transform.sv
dla_layout_transform_config.sv
dla_layout_transform_config.svh
dla_lt_data_conversion.sv
dla_lt_dimension_counter.sv
dla_lt_funnel.sv
dla_lt_gen_index_info.sv
dla_lt_memory_manager.sv
dla_lt_mux.sv
dla_lt_output_logic.sv
dla_lt_pkg.sv
dla_lt_ram_arb.sv
dla_lt_step_counter.sv
dla_output_streamer.sv
dla_output_streamer_config.svh
dla_output_streamer_flush_handler.sv
dla_output_streamer_pkg.sv
dla_pe.sv
dla_pe_array.sv
dla_pe_array_arch_t.svh
dla_pe_array_constants.svh
dla_pe_array_enums.svh
dla_pe_array_if.sv
dla_pe_array_pkg.sv
dla_pe_blockfp_to_accum_input.sv
dla_pe_drain.sv
dla_platform_reset.sv
dla_platform_reset_internal.sv
dla_ram.sv
dla_reset_handler_simple.sv
dla_s10_adder1.sv
dla_s10_adder2.sv
dla_s10_adder_tree.sv
dla_sequencer.sv
dla_sequencer_pe_control.sv
dla_sequencer_pkg.sv
dla_sequencer_result_id_counters.sv
dla_sequencer_scratchpad_control.sv
dla_sfc_backpressure_generator.sv
dla_signmag_to_2scomplement.sv
dla_st_pipeline_stage.sv
dla_stream_buffer_manager.sv
dla_stream_buffer_ram.sv
dla_stream_buffer_reader_addr_gen.sv
dla_stream_buffer_reader_top.sv
dla_stream_buffer_writer_addr_gen.sv
dla_stream_buffer_writer_addr_gen_pipeline.sv
dla_stream_buffer_writer_addr_offset_gen.sv
dla_stream_buffer_writer_block_align_mantissa.sv
dla_stream_buffer_writer_coord_gen.sv
dla_stream_buffer_writer_coord_validate.sv
dla_stream_buffer_writer_coord_validate_dim.sv
dla_stream_buffer_writer_data_split.sv
dla_stream_buffer_writer_fp_conversion.sv
dla_stream_buffer_writer_fp_top.sv
dla_stream_buffer_writer_input_mux.sv
dla_stream_buffer_writer_max_value.sv
dla_stream_buffer_writer_top.sv
dla_streamer_fsm.sv
dla_tensor_block_dot_and_convert.sv
dla_timer.sv
dla_top_derived_params.svh
dla_top_pkg.sv
dla_value_counter.sv
dla_vector_dot_arch_info.svh
dla_width_adapter.sv
dla_width_adapter_pkg.sv
dla_xbar.sv
dla_xbar_config_handler.sv
dla_xbar_if.sv
dla_xbar_pkg.sv
dla_xbar_wrapper.sv
intel_ai_ip.sv.terp
my_division_flt_i_sfc_logic_s_c1_in_wt_e0000113_invTables_lutmem.mif
my_division_flt_i_sfc_logic_s_c1_in_wt_e0000116_invTables_lutmem.mif
my_division_flt_i_sfc_logic_s_c1_in_wt_e0000119_invTables_lutmem.mif
my_exponent_flt_i_sfc_logic_s_c1_in_wt_e0000ock_rsrvd_fix_lutmem.mif
my_exponent_flt_i_sfc_logic_s_c1_in_wt_e0001ock_rsrvd_fix_lutmem.mif
my_exponent_flt_i_sfc_logic_s_c1_in_wt_e0002ock_rsrvd_fix_lutmem.mif